La Ghostin'terface
  Hacks autour d'un TRS-80 MODEL I
Open menu
  • Accueil
    • Premier démarrage
  • Mon labo
    • Oscilloscope
    • Programmateurs
    • Analyseur logique
    • Prototypage
    • Imprimantes 3D
  • Les bases
    • Un peu d'électronique
    • Les circuits logiques
    • Les bascules
    • Les réseaux logiques
  • Carte vidéo
    • Conventions
    • Etude préliminaire
      • Fonctionnalités attendues
      • Choix des composants
      • Accès à la mémoire
      • Un peu de concret
      • Premiers tests
    • Programmation
      • Accès à la mémoire
        • Adressage
        • Bus de données
        • Pagination
      • Génération de la vidéo
        • Synchro générale
        • Lecture de la mémoire
        • Affichage vidéo
      • Fonctionnalités supplémentaires
        • Vidéo Texte du TRS-80
        • Registres de configuration
        • Remplissage mémoire
        • Remplissage multiple
        • Horloge de précision
        • Interruptions
    • Fonctionnalités détaillées
  • Lecteur de disquettes
    • De quoi est-il question ?
    • Contrôleur de disques
      • Adressage
      • Commandes
      • Interruptions
    • Developpement
      • Choix stratégiques
      • Matériel
        • Choix des composants
        • Conventions
        • Protocole d'échange
      • Logiciel
        • Le CPLD
        • L'afficheur OLED
        • La carte SD
        • Le système de fichiers
    • Format de disquette
  • Vectrex
    • MOD ronflette
    • 3D Imager
    • Lightpen
  1. Vous êtes ici :  
  2. Accueil
  3. Carte vidéo
  4. Programmation
  5. Accès mémoire

Carte Vidéo

Adressage de la mémoire

La lecture mémoire issue du TRS-80 utilise des signaux adaptés du Z80 qui est son processeur. Nous avons vu rapidement plus tôt comment ce passait une lecture mémoire voici maintenant l’ensemble des cycles d’accès à une mémoire ou un périphérique externe.

Détails
Publication : 20 Novembre 2024

Lire la suite...

Bus de données

Les transactions sur les données nécessitent de n’être effectuées qu’une seule fois, et nous avons vu qu’il était possible de recevoir deux cycles MCY dans un cycle TRS_ZMREQ le second pouvant être incomplet.

Détails
Publication : 21 Novembre 2024

Lire la suite...

Pagination des plans couleur

Chaque plan couleur est adressage grâce aux bit CTRL_PLC0 et CTRL_PLC1 du registre CTRL. Il nous faut donc tout d’abord créer ce registre et gérer les échanges de l’ordinateur au travers des ports périphériques.

Détails
Publication : 21 Novembre 2024

Lire la suite...

Connexion

  • Mot de passe perdu ?
  • Identifiant perdu ?
  • Créer un compte